返回主站 | 设为首页 | 加入收藏      
   
 
  首页 关于我们 产品展示 方案设计 技术分享 行业资讯 联系我们  
 
无线收发IC
2.4G无线收发IC
315MHz/433MHz无线遥控器发射接收IC
功放IC
电源管理IC
马达驱动IC/步进电机控制芯片
数模(DAC)/模数(ADC)转换芯片
智能处理器
音量控制IC
模拟开关IC
电容式触摸感应IC
RGB LED呼吸趣味灯驱动IC
音频CODEC IC
方案设计
电压电平转换器IC
运算放大器
I/O扩展器IC
 
名称:
种类:
类别:

业务洽谈:

联系人:张顺平 
手机:17727550196(微信同号) 
QQ:3003262363
EMAIL:zsp2018@szczkjgs.com

联系人:姚红霞 
手机:17727550195 (微信同号)
QQ:3003214837
EMAIL:3003214837@qq.com

负责人联络方式:
手机:13713728695(微信同号) 
QQ:3003207580 
EMAIL:panbo@szczkjgs.com
联系人:潘波

 
当前位置:首页 -> 技术分享
电路板当中的EMI设计规范有哪些?
文章来源: 更新时间:2016/8/17 15:16:00

有经验的电源开发者都知道,在PCB设计过程中便对EMI进行抑制,便能够在最大程度上在最后的过程中为EMI抑制的设计节省非常多的时间。本文将为大家讲解PCB当中EMI设计中的规范步骤,感兴趣的朋友快来看一看吧。

IC的电源处理

保证每个IC的电源PIN都有一个0.1UF的去耦电容,对于BGACHIP,要求在BGA的四角分别有0.1UF、0.01UF的电容共8个。对走线的电源尤其要注意加滤波电容,如VTT等。这不仅对稳定性有影响,对EMI也有很大的影响。

时钟线的处理

1)建议先走时钟线。

2)频率大于等于66M的时钟线,每条过孔数不要超过2个,平均不得超过1.5个。

3)频率小于66M的时钟线,每条过孔数不要超过3个,平均不得超过2.5个

4)长度超过12inch的时钟线,如果频率大于20M,过孔数不得超过2个。

5)如果时钟线有过孔,在过孔的相邻位置,在第二层(地层)和第三层(电源层)之间加一个旁路电容、如图2.5-1所示,以确保时钟线换层后,参考层(相邻层)的高频电流的回路连续。旁路电容所在的电源层必须是过孔穿过的电源层,并尽可能地靠近过孔,旁路电容与过孔的间距最大不超过300MIL。

6)所有时钟线原则上不可以穿岛。下面列举了穿岛的四种情形。

跨岛出现在电源岛与电源岛之间。此时时钟线在第四层的背面走线,第三层(电源层)有两个电源岛,且第四层的走线必须跨过这两个岛.

跨岛出现在电源岛与地岛之间。此时时钟线在第四层的背面走线,第三层(电源层)的一个电源岛中间有一块地岛,且第四层的走线必须跨过这两个岛。

跨岛出现在地岛与地层之间。此时时钟线在第一层走线,第二层(地层)的中间有一块地岛,且第一层的走线必须跨过地岛,相当于地线被中断。

时钟线下面没有铺铜。若条件限制实在做不到不穿岛,保证频率大于等于66M的时钟线不穿岛,频率小于66M的时钟线若穿岛,必须加一个去耦电容形成镜像通路。以图6.1为例,在两个电源岛之间并靠近跨岛的时钟线,放置一个0.1UF的电容。

当面临两个过孔和一次穿岛的取舍时,选一次穿岛。

时钟线要远离I/O一侧板边500MIL以上,并且不要和I/O线并行走,若实在做不到,时钟线与I/O口线间距要大于50MIL。

时钟线走在第四层时,时钟线的参考层(电源平面)应尽量为时钟供电的那个电源面上,以其他电源面为参考的时钟越少越好,另外,频率大于等于66M的时钟线参考电源面必须为3.3V电源平面。

时钟线打线时线间距要大于25MIL。

时钟线打线时进去的线和出去的线应该尽量远。尽量避免类似图A和图C所示的打线方式,若时钟线需换层,避免采用图E的打线方式,采用图F的打线方式。

时钟线连接BGA等器件时,若时钟线换层,尽量避免采用图G的走线形式,过孔不要在BGA下面走,最好采用图H的走线形式。

注意各个时钟信号,不要忽略任何一个时钟,包括AUDIOCODEC的AC_BITCLK,尤其注意的是FS3-FS0,虽然说从名称上看不是时钟,但实际上跑的是时钟,要加以注意。

ClockChip上拉下拉电阻尽量靠近ClockChip。

I/O口的处理

各I/O口包括PS/2、USB、LPT、COM、SPEAKOUT、GAME分成一块地,最左与最右与数字地相连,宽度不小于200MIL或三个过孔,其他地方不要与数字地相连。

若COM2口是插针式的,尽可能靠近I/O地。

I/O电路EMI器件尽量靠近I/OSHIELD。

I/O口处电源层与地层单独划岛,且Bottom和TOP层都要铺地,不许信号穿岛(信号线直接拉出PORT,不在I/OPORT中长距离走线)。

几点说明

A.对EMI设计规范,设计工程师要严格遵守,EMI工程师有检查的权力,违背EMI设计规范而导至EMI测试FAIL,责任由设计工程师承担。

B.EMI工程师对设计规范负责,对严格遵守EMI设计规范,但仍然EMI测试FAIL,EMI工程师有责任给出解决方案,并总结到EMI设计规范中来。

C.EMI工程师对每一个外设口的EMI测试负有责任,不可漏测。

D.每个设计工程师有对该设计规范作修改的建议权和质疑的权力。EMI工程师有责任回答质疑,对工程师的建议通过实验后证实后加入设计规范。

E.EMI工程师有责任降低EMI设计的成本,减少磁珠的使用个数。

 
 
 
    相关产品  
CS8126T(3.1W单声道超低EMI无滤波D类音频功放IC)
ANT8821(自适应升压、超低EMI、G类4.5W双声道音频功放IC)
HT6873(3.5W低EMI防削顶单声道免滤波D类音频功率放大器)
CS8509(超低EMI、AB类/D类切换8W单声道音频功放IC)
NS4298(集成三选一输入模拟开关,带DC音量控制功能,超低EMI、无需滤波器、3W双声道AB/D类切换音频功放IC)
NS4149(超低EMI、无需滤波器、3W单声道D类音频功放IC)
NS4249(AB类/D类切换、超低EMI、无需滤波器、内置立体声耳机功能的3W双声道音频功放IC)
NS4268(集成32级DC音量控制、超低EMI、无需滤波器、立体声耳机功能、3W双声道D类音频功放IC)
HT6871(3W低EMI防削顶单声道免滤波D类音频功率放大器)
 
深圳市永阜康科技有限公司 粤ICP备17113496号  服务热线:0755-82863877 手机:13242913995